SiLabs streeft naar 56 Gbit / s communicatie met low jitter clock chips
- Loslaten:2018-06-26
Si5391 is een 'willekeurige' klokgenerator met maximaal 12 uitgangen en sub-100fs RMS fase jitter.
Een nauwkeurig gekalibreerde versie ('P-klasse') bereikt doorgaans 69 fs RMS-faseverschuiving en kan de primaire frequenties creëren die nodig zijn in 56Gbit / s serdes-ontwerpen. Het bedrijf beschrijft het als een 'echte sub-100 fs klok-boom-op-een-chip' met 56G PAM-4 referentie-klokjitter-vereisten met marge.
Si5395 / 4/2 zijn jitter-verzwakkers voor internetinfrastructuur die elke combinatie van uitgangsfrequenties van elke ingangsfrequentie kunnen genereren terwijl 90 fs RMS-faseverschuiving wordt afgegeven. Nogmaals, P-klasse apparaten bieden 69 fs RMS typische fase jitter.
De Si56x 'Ultra Series' VCXO en XO-familie kunnen worden aangepast aan elke frequentie tot 3GHz, met ondersteuning voor tweemaal het frequentiebereik van eerdere Silicon Labs VCXO-producten met de helft van de jitter, aldus het bedrijf.
Ze zijn verkrijgbaar in enkele, dubbele, quad en I2C-programmeerbare opties in versies van 5 x 7 mm en 3,2 x 5 mm. Door standaardverpakkingen te gebruiken, vallen ze in sommige sockets die bezet waren door eerdere XO, VCXO's en VCSO's. Typische fase jitter is zo laag als 90fs.
Si54x Ultra Series XO-familie is voor toepassingen die een strakkere stabiliteit vereisen en gegarandeerde betrouwbaarheid op lange termijn, zoals optische transportnetwerken (OTN), breedbandapparatuur, datacenters en industriële systemen.
Ze zijn speciaal gebouwd voor 56 Gbit / s PAM-4 (vier-niveau puls-amplitude modulatie) om de bitsnelheid per kanaal te verhogen terwijl de bandbreedte constant blijft. Typische fase jitter is zo laag als 80 fs.